Percobaan 2 Kondisi 3
Buatlah rangkaian T Flip Flop seperti pada gambar pada percobaan dengan ketentuan input B0=0, B1=0, B2=don't care
2. Rangkaian Simulasi [Kembali]
3. Video
[Kembali]
4. Prinsip Kerja
[Kembali]
Pada percobaan kali ini menggunakan komponen power supply, ground, logic probe, T flip flop dan 3 switch SPDT dengan ketentuan input B0=0, B1=0, B2=don't care yang dapat dilihat pada gambar.
T flip flop merupakan rangkaian yang terbuat dari JK flip flop dengan input J dan K dihubungkan menjadi satu dan dihubungkan ke power supply. Kemudian, input R didapat dari B0, input S dari B1, dan Clock dari B2.
Dapat dilihat pada input yang masuk pada R dan S berlogika 0, karena pada D flip flop bersifat aktif low, maka outpu dari flip flop ini Q dan Q' berlogika 1. Hal ini merupakan larangan karena seharusnya nilai Q dan Q' berbeda. Pada kaki J, K, dan clock bersifat dont care atau bebas karena tidak mempengaruhi output dari T flip flop, dikarenakan T flip flop telah aktif
5. Link Download
[Kembali]
Tidak ada komentar:
Posting Komentar