Percobaan 2 Kondisi 3
Buatlah rangkaian seperti gambar percobaan 2, ganti probe dengan seven segment common anoda
2. Rangkaian Simulasi [Kembali]
3. Video
[Kembali]
4. Prinsip Kerja
[Kembali]
Rangkaian diatas merupakan rangkaian asynchronous counter berdasarkan percobaan 2dengan output berupa seven segment. Dikatakan asynchronou counter karena sumber clock pada input CLK A dan B tidak sekaligus disambungkan. CLK B menunggu outputan dari CLK A dan kemudian dijadikan input pada CLK B.
Rangkaian diatas merupakan rangkaian asynchronous counter berdasarkan percobaan 2dengan output berupa seven segment. Dikatakan asynchronou counter karena sumber clock pada input CLK A dan B tidak sekaligus disambungkan. CLK B menunggu outputan dari CLK A dan kemudian dijadikan input pada CLK B.
Dilakukan penambahan IC 7447 dikarenakan output dari seven segmen merupakan 7 bit, dan IC 7447 di ditambah dan masing-masing output IC disambungkan pada seven segment.
Rangkaian ini bersifat Fall time dimana output akan mengalami perubahan pada saat kondisi clock berpindah dari 1 ke 0.
Output pada rangkaian ini berupa tampilan pada 7 segmen berdasarkan variasi inputnya.
5. Link Download
[Kembali]
Tidak ada komentar:
Posting Komentar